跳转至

引脚描述

CI1301、CI1302和CI1303芯片引脚完全兼容,引脚图如图P-1所示:

CI1303芯片引脚图

图P-1 芯片引脚图

芯片各个引脚功能如下表描述:

表P-1 芯片引脚功能描述

Pin Number Pin name Pin type IO 5V-Tolerant IO power-on default state Description and alternate functions
1 AVDD P - - 3.3V 模拟 LDO 输出管脚,同时也是模拟 供电输入管脚,外接 4.7uF 电容
2 VIN5V P - VIN5V 是 PMU 电源输入引脚。正常工作 输入电压范围为 3.6V-5.5V。外部连接一 个 4.7uf 输入电容器。该引脚的最大输入 电压为 6.5V。请注意该引脚需要添加过压 和浪涌保护装置,例如 TVS 和 4.7 欧姆电 阻,以防止浪涌冲击
3 VDD33 P - - 3.3V LDO 输出管脚,外接 4.7uF 电容
4 VDD11 P - - 1.1V LDO 输出管脚,同时也是内核供电 输入管脚,外接 4.7uF 电容
5 GND P - - Ground PAD
6 XIN I - - 1. 外部晶振管脚 XIN(上电默认状态)(正 常应用无需外接晶振)
2. GPIO PA0
3. PWM5
7 XOUT O - - 1. 外部晶振管脚 XOUT(上电默认状态) (正常应用无需外接晶振)
2. GPIO PA1
8 GND P - - Ground PAD
9 PA2 IO IN,T+D 1. GPIO PA2(上电默认状态)
2. IIS_SDI
3. IIC_SDA
4. UART1_TX
5. PWM0
10 PA3 IO IN,T+D 1. GPIO PA3(上电默认状态)
2. IIS_LRCLK
3. IIC_SCL
4. UART1_RX1
5. PWM1
11 PA5 IO IN,T+D 1. GPIO PA5(上电默认状态)
2. IIS_SCLK
3. PDM_DAT
4. UART2_TX
5. PWM3
12 PA4 IO IN,T+U 1. GPIO PA4(上电默认状态)/PG_EN(根据上电时电平状态判断是否进行编程,高电平时启动编程功能)
2. IIS_SDO
3. PWM2
13 PA6 IO IN,T+D 1. GPIO PA6(上电默认状态)
2. IIS_MCLK
3. PDM_CLK
4. UART2_RX
5. PWM4
14 PB5 IO IN,T+U 1. GPIO PB5(上电默认状态)
2. UART0_TX
3. IIC_SDA
4. PWM1
15 PB6 IO IN,T+U 1. GPIO PB6(上电默认状态)
2. UART0_RX
3. IIC_SCL
4. PWM2
16 AIN2 IO IN,T+U 1. 保留(上电默认状态)
2. GPIO PC4
3. PWM0
4. SAR ADC input channel 2
17 HPOUT O - - DAC output
18 MICPR I - - Right Microphone P input
19 MICNR I - - Right Microphone N input
20 MICNL I - - Left Microphone N input
21 MICPL I - - Left Microphone P input
22 MICBIAS O - - Microphone bias output
23 VCM O - - VCM Output
24 AGND P - - Analog ground

上表中 IO引脚的状态定义如下:

I 输入

O 输出

IO 双向

P 电源或地

T+D 三态正下拉

T+U 三态正上拉

OUT 上电默认为输出模式

IN 上电默认为输入模式

所有IO支持驱动能力可配,上下拉电阻可配。

Note1:PA4(PG_EN)引脚根据上电时电平状态判断是否进行编程,高电平时启动编程功能。